Tín hiệu LVDS

– Oct 29, 2020 -Ngoài những tín hiệu tài liệu RGB, những tín hiệu kỹ thuật số do bảng trình điều khiển và tinh chỉnh LCD đầu ra cũng gồm có đồng điệu hóa dòng, đồng điệu hóa trường và tín hiệu đồng hồ đeo tay px. Tần số tối đa của tín hiệu đồng hồ đeo tay px hoàn toàn có thể vượt quá 28MH z. Sử dụng giao diện TTL, vận tốc truyền tài liệu không cao, khoảng cách truyền ngắn, năng lực chống nhiễu điện từ ( EMI ) tương đối kém sẽ ảnh hưởng tác động nhất định đến tài liệu RGB ; Ngoài ra, tín hiệu tài liệu đa kênh TTL được truyền theo phương pháp cáp, số lượng hàng loạt cáp lên đến hàng chục đường, không riêng gì gây phiền phức khi liên kết mà còn không tương thích với khuynh hướng siêu mỏng mảnh. Sử dụng giao diện đầu ra LVDS để truyền tài liệu hoàn toàn có thể thuận tiện xử lý những yếu tố này và đạt được vận tốc truyền tài liệu vận tốc cao, ít nhiễu, khoảng cách xa và độ đúng chuẩn cao .1 cổng

Vậy, giao diện đầu ra LVDS là gì? LVDS, hay Tín hiệu vi sai điện áp thấp, là một giao diện công nghệ tín hiệu vi sai điện áp thấp. Đây là một phương pháp truyền tín hiệu video kỹ thuật số được phát triển bởi công ty NS của Mỹ (National Semiconductor Corporation) để khắc phục các khuyết điểm về tiêu thụ điện năng cao và nhiễu điện từ EMI lớn khi truyền dữ liệu tốc độ bit cao băng thông rộng ở chế độ mức TTL.

Bạn đang đọc: Tín hiệu LVDS

Giao diện đầu ra LVDS sử dụng giao động điện áp rất thấp ( khoảng chừng 350 mV ) để truyền tài liệu độc lạ trên hai dấu vết PCB hoặc một cặp cáp cân đối, tức là truyền tín hiệu chênh lệch điện áp thấp. Giao diện đầu ra LVDS được cho phép tín hiệu được truyền trên những đường PCB vi sai hoặc cáp cân đối với vận tốc vài trăm Mbit / s. Do chính sách truyền động điện áp thấp và dòng điện thấp, tiếng ồn thấp và tiêu thụ điện năng thấp được triển khai. Giao diện đầu ra LVDS đã được sử dụng thoáng đãng trong những màn hình hiển thị tinh thể lỏng 17 inch trở lên .2 thành phầnTrong màn hình hiển thị tinh thể lỏng, mạch giao diện LVDS gồm có hai phần, đó là mạch giao diện đầu ra LVDS ( bộ phát LVDS ) ở phía bảng tinh chỉnh và điều khiển và mạch giao diện nguồn vào LVDS ( bộ thu LVDS ) ở phía bảng tinh thể lỏng. Bộ phát LVDS quy đổi tín hiệu tài liệu RGB song song mức TTL và tín hiệu tinh chỉnh và điều khiển đầu ra bởi chip điều khiển và tinh chỉnh chính của bảng trình điều khiển và tinh chỉnh thành tín hiệu LVDS tiếp nối đuôi nhau điện áp thấp, sau đó truyền tín hiệu đến bộ thu LVDS ở phía bảng tinh thể lỏng quy đổi tín hiệu tiếp nối đuôi nhau thành tín hiệu song song mức TTL và gửi nó đến màn hình hiển thị LCD điều khiển và tinh chỉnh thời hạn và những mạch điều khiển và tinh chỉnh hàng và cột. Hình 1 cho thấy sơ đồ của mạch giao diện LVDS .Trong quy trình truyền tài liệu, một tín hiệu đồng hồ đeo tay cũng phải tham gia. Bất kể giao diện LVDS truyền tài liệu hay truyền xung nhịp, nó sử dụng những cặp tín hiệu vi sai để truyền. Cặp tín hiệu được gọi là trong mạch giao diện LVDS, đầu ra của mỗi kênh truyền tài liệu hoặc kênh truyền đồng hồ đeo tay là hai tín hiệu ( một đầu ra dương và một đầu ra âm ) .Cần quan tâm rằng những màn hình hiển thị LCD khác nhau có những bộ truyền LVDS khác nhau trên bảng điều khiển và tinh chỉnh. Một số bộ phát LVDS là một hoặc hai chip độc lập ( ví dụ điển hình như DS90C383 ) và 1 số ít được tích hợp trong chip điều khiển và tinh chỉnh chính ( ví dụ điển hình như bộ phát LVDS chính được tích hợp bên trong chip tinh chỉnh và điều khiển gm5221 ) .3 loại mạchGiống như giao diện đầu ra TTL, giao diện đầu ra LVDS cũng được chia thành bốn loại sau 🙁 L ) Giao diện đầu ra LVDS 6 bit đơnTrong mạch giao diện này, truyền đơn kênh được sử dụng và mỗi tín hiệu màu chính sử dụng tài liệu 6 bit, tổng số tài liệu RGB 18 bit, vì thế nó còn được gọi là giao diện LVDS 18 bit hoặc 18 bit .( 2 ) Giao diện đầu ra LVDS 6 bit képTrong mạch giao diện này, truyền kênh đôi được sử dụng và mỗi tín hiệu màu chính sử dụng tài liệu 6 bit, trong đó tài liệu kênh lẻ là 18 bit và tài liệu kênh chẵn là 18 bit. Do đó, tổng dữ liệu RGB 36 – bit còn được gọi là 36 – bit hoặc 36 – bit. Giao diện LVDS .( 3 ) Giao diện đầu ra LVDS 8 bit đơnTrong mạch giao diện này, truyền đơn kênh được sử dụng và mỗi tín hiệu màu sơ cấp sử dụng 8 bit tài liệu, tổng số 24 bit tài liệu RGB, thế cho nên nó còn được gọi là giao diện LVDS 24 bit hoặc 24 bit .( 4 ) Giao diện bit đầu ra LVDS 8 bit képTrong mạch giao diện này, truyền kênh đôi được sử dụng và mỗi tín hiệu màu chính sử dụng tài liệu 8 bit, trong đó tài liệu kênh lẻ là 24 bit và tài liệu kênh chẵn là 24 bit, tổng số 48 bit tài liệu RGB, thế cho nên nó còn được gọi là giao diện LVDS 48 – bit hoặc 48 – bitGiới thiệu 4 chipCác chip truyền LVDS nổi bật được chia thành bốn kênh, năm kênh và mười kênh, được ra mắt ngắn gọn dưới đây .( 1 ) Chip truyền LVDS bốn kênhHình 2 cho thấy sơ đồ khối bên trong của chip phát LVDS bốn kênh ( DS90C365 ). Chứa ba kênh tín hiệu tài liệu ( gồm có RGB, được cho phép tài liệu DE, tín hiệu đồng nhất hóa đường truyền HS, tín hiệu đồng nhất hóa trường VS ) và một kênh truyền tín hiệu đồng hồ đeo tay .

Chip phát LVDS 4 kênh chủ yếu được sử dụng để điều khiển các tấm LCD 6bit. Sử dụng chip phát LVDS bốn kênh có thể tạo thành mạch kết nối LVDS 6bit đơn và mạch giao diện LVDS 6bit kép chẵn / lẻ.

( 2 ) Chip truyền LVDS năm kênhHình 3 cho thấy sơ đồ khối bên trong của chip phát LVDS năm kênh ( DS90C385 ). Chứa bốn tín hiệu tài liệu ( gồm có RGB, tài liệu được cho phép DE, tín hiệu đồng điệu hóa đường truyền HS, tín hiệu đồng nhất hóa trường vs ) và một kênh truyền tín hiệu đồng hồ đeo tay .Chip phát LVDS năm kênh hầu hết được sử dụng để điều khiển và tinh chỉnh những tấm LCD 8 bit. Chip phát LVDS năm kênh hầu hết được sử dụng để tạo thành mạch giao diện LVDS 8 bit đơn và mạch giao diện LVDS 8 bit kép lẻ / chẵn .( 3 ) Chip truyền LVDS mười kênhHình 4 cho thấy sơ đồ khối bên trong của chip phát LVDS mười kênh ( DS90C387 ). Chứa tám kênh tín hiệu tài liệu ( gồm có RGB, được cho phép tài liệu DE, tín hiệu đồng nhất hóa đường truyền HS, tín hiệu đồng điệu hóa trường VS ) và hai kênh truyền tín hiệu đồng hồ đeo tay .Chip phát LVDS mười kênh hầu hết được sử dụng để tinh chỉnh và điều khiển những tấm LCD 8 bit. Chip phát LVDS mười kênh hầu hết được sử dụng để tạo thành mạch giao diện bit LVDS 8 bit kép chẵn / lẻ .Trong chip truyền LVDS mười kênh, hai kênh đầu ra xung đồng hồ đeo tay được thiết lập. Mục đích của việc này là linh động hơn để thích ứng với những loại chip nhận LVDS khác nhau. Khi mạch nhận LVDS cũng sử dụng chip nhận LVDS mười kênh, chỉ cần một kênh tín hiệu đồng hồ đeo tay ; khi mạch nhận LVDS sử dụng hai chip nhận LVDS năm kênh, chip truyền LVDS mười kênh cần nhận từng LVDS. Chip này cung ứng một tín hiệu xung nhịp riêng không liên quan gì đến nhau .5 tín hiệu truyềnđi vàoTín hiệu nguồn vào của chip gửi LVDS đến từ chip điều khiển và tinh chỉnh chính, và tín hiệu nguồn vào gồm có ba loại : tín hiệu tài liệu RGB, tín hiệu xung nhịp và tín hiệu điều khiển và tinh chỉnh .① Tín hiệu tài liệu : Để thuận tiện cho việc miêu tả, tín hiệu RGB, độ nhấp nháy tài liệu DE và những tín hiệu đồng điệu hóa ngang và dọc đều được tính là tín hiệu tài liệu .Trong chip phát LVDS bốn kênh cho bảng điều khiển và tinh chỉnh LCD 6 bit, có tổng số mười tám chân đầu vào tín hiệu RGB, là tài liệu màu cơ bản R0 ~ R5 ( tài liệu màu cơ bản đỏ 6 bit, R0 là bit ít quan trọng nhất, R5 là bit quan trọng nhất ) Sáu, tài liệu màu cơ bản xanh lục G0 ~ G5 sáu, tài liệu màu cơ bản xanh lam B0 ~ B5 sáu ; một chân đầu vào được cho phép tài liệu hiển thị DE ( tín hiệu hợp lệ tài liệu ) ; tín hiệu đồng điệu một dòng HS chân đầu vào ; một tín hiệu đồng điệu trường VS chân đầu vào. Nói cách khác, trong chip phát LVDS bốn kênh, có tổng số 21 chân đầu vào tín hiệu tài liệu .Trong chip phát LVDS năm kênh cho bảng điều khiển và tinh chỉnh LCD 8 bit, có tổng số hai mươi bốn chân đầu vào tín hiệu RGB, là tài liệu màu cơ bản đỏ R0 ~ R7 ( tài liệu màu cơ bản 8 bit đỏ, R0 là bit ít quan trọng nhất, R7 là bit quan trọng nhất ) ) Tám, tài liệu màu cơ bản xanh lục G0 ~ G7 tám, tài liệu màu cơ bản xanh lam B0 ~ B7 tám ; một chân đầu vào được cho phép tài liệu hiển thị hợp lệ tín hiệu DE ( tín hiệu hợp lệ tài liệu ) ; tín hiệu đồng nhất một dòng HS chân đầu vào ; một trường Tín hiệu đồng điệu VS chân đầu vào ; một chân đầu vào cho mỗi lần sử dụng. Nói cách khác, trong chip phát LVDS năm kênh, có tổng số hai mươi tám chân đầu vào tín hiệu tài liệu .Cần quan tâm rằng phải có tín hiệu DE trong tín hiệu nguồn vào của bảng tinh thể lỏng, nhưng 1 số ít bảng tinh thể lỏng chỉ sử dụng một tín hiệu DE duy nhất mà không sử dụng tín hiệu đồng nhất ngang và dọc. Do đó, khi vận dụng cho những tấm tinh thể lỏng khác nhau, 1 số ít chip truyền LVDS hoàn toàn có thể chỉ cần nguồn vào tín hiệu DE, trong khi 1 số ít cần đầu vào DE và tín hiệu đồng nhất ngang và dọc cùng một lúc .②Tín hiệu xung nhịp nguồn vào : tín hiệu đồng hồ đeo tay px, còn được gọi là đồng hồ đeo tay di dời tài liệu ( trong chip truyền LVDS, một thanh ghi di dời được sử dụng khi quy đổi tài liệu RGB song song đầu vào thành tài liệu tiếp nối đuôi nhau ). Tín hiệu đồng hồ đeo tay px là tham chiếu để truyền tài liệu và đọc tín hiệu tài liệu .③ Tín hiệu tinh chỉnh và điều khiển dừng ( POWER DOWN ) : Khi tín hiệu này hợp lệ ( thường là mức thấp ), nguồn cấp của mạch vòng khóa pha PLL của đồng hồ đeo tay trong chip truyền LVDS sẽ bị tắt và đầu ra của IC sẽ bị dừng .④Tín hiệu chọn điểm lấy mẫu tài liệu : dùng để chọn cạnh lên hoặc xuống của xung đồng hồ đeo tay để đọc tài liệu RGB nguồn vào. Một số chip truyền LVDS hoàn toàn có thể không đặt tín hiệu tinh chỉnh và điều khiển dự trữ và tín hiệu chọn điểm lấy mẫu tài liệu, nhưng một số ít tín hiệu điều khiển và tinh chỉnh khác cũng được đặt ngoài hai tín hiệu tinh chỉnh và điều khiển trên .Đầu raChip phát LVDS quy đổi song song nguồn vào tín hiệu tài liệu RGB mức TTL thành tín hiệu LVDS tiếp nối đuôi nhau và gửi trực tiếp đến chip nhận LVDS ở mặt bên của bảng tinh thể lỏng .Đầu ra của chip truyền LVDS là tín hiệu cặp vi sai xoay thấp, thường chứa tín hiệu đồng hồ đeo tay của một kênh và tín hiệu tài liệu tiếp nối đuôi nhau của một số ít kênh. Vì chip phát LVDS xuất ra dưới dạng tín hiệu vi sai, tín hiệu đầu ra là hai đường, một đường cho ra tín hiệu tích cực và đường kia cho ra tín hiệu âm .① Đầu ra tín hiệu đồng hồ đeo tay : Tần số của tín hiệu đồng hồ đeo tay đầu ra bởi chip truyền LVDS giống với tần số của tín hiệu đồng hồ đeo tay nguồn vào ( tín hiệu đồng hồ đeo tay điểm ảnh ). Đầu ra của tín hiệu đồng hồ đeo tay thường được bộc lộ là : TXCLK + và TXCLK -, tín hiệu đồng hồ đeo tay chiếm một kênh của chip truyền LVDS .Đầu ra tín hiệu tài liệu tiếp nối đuôi nhau ②LVDS : Đối với chip phát LVDS bốn kênh, tài liệu tiếp nối đuôi nhau chiếm ba kênh và tín hiệu đầu ra tài liệu của nó thường được biểu lộ dưới dạng TXOUT0 +, TXOUT0 -, TXOUT1 +, TXOUT1 -, TXOUT2 +, TXOUT2 – .

Đối với chip phát LVDS năm kênh, dữ liệu nối tiếp chiếm bốn kênh và tín hiệu đầu ra dữ liệu của nó thường được thể hiện dưới dạng TXOUT0+, TXOUT0-, TXOUT1+, TXOUTI-, TXOUT2+, TXOUT2-, TXOUT3+, TXOUT3-.

Đối với chip phát LVDS mười kênh, tài liệu tiếp nối đuôi nhau chiếm tám kênh và tín hiệu đầu ra tài liệu của nó thường được biểu lộ là TXOUT0 +, TXOUT0 -, TXOUT1 +, TXOUT1 -, TXOUT2 +, TXOUT2 -, TXOUT3 +, TXOUT3 -, TXOUT4 +, TXOUT4 -, TXOUT5 +, TXOUT5 -, TXOUT6 +, TXOUT6 -, TXOUT7 +, TXOLT7 - .Nếu bạn chỉ nhìn vào sơ đồ mạch, bạn không hề thấy từ những tín hiệu đầu ra TXOUT – và TXOUT0 + của chip truyền LVDS mà nó chứa tài liệu tín hiệu nào và tài liệu này được sắp xếp như thế nào ( hoặc định dạng của những tài liệu này ). Trên trong thực tiễn, chip phát LVDS do những đơn vị sản xuất khác nhau sản xuất hoàn toàn có thể có cách sắp xếp tài liệu đầu ra khác nhau. Do đó, định dạng tài liệu đầu ra của chip truyền LVDS trên bảng tinh chỉnh và điều khiển LCD phải giống với định dạng tài liệu được nhu yếu bởi chip nhận LVDS của bảng LCD, nếu không, bảng tinh chỉnh và điều khiển không khớp với bảng tinh chỉnh và điều khiển LCD. Đây cũng là một yếu tố cần được chăm sóc khi thay thế sửa chữa tấm nền LCD .

Source: https://mindovermetal.org
Category: Wiki là gì

Rate this post
Subscribe
Notify of
guest
0 Comments
Inline Feedbacks
View all comments